

## CHƯƠNG 3

### Đại Số Boolean và Các Cổng Logics

Giảng viên: ThS. Phan Như Minh

## **NỘI DUNG**



- Cổng Logic cơ bản AND, OR, NOT
  - Mạch Logic => Biểu thức Đại Số
  - Biểu thức Đại Số => Mạch Logic
- Cổng Logic NAND và NOR
- Luận lý đại số Boolean



### 1. Biểu diễn logic số (Đại số Boolean)

- \* Đại số Boolean (đại số logic) là một tập hợp các đối tượng có hai trạng thái: có hoặc không.
- ❖ Biến logic: đại lượng biểu diễn bằng ký hiệu nào đó, lấy giá trị
  0 hoặc 1
- ❖ Hàm logic: nhóm các biến lôgic liên hệ với nhau qua các phép toán lôgic, lấy giá trị 0 hoặc 1.

## 1. Biểu diễn logic số (Đại số Boolean)

Đại Số Boolean chỉ xử lý 2 giá trị duy nhất (2 trạng thái logic): 0 và 1

| Logic 0     | Logic 1       |  |  |
|-------------|---------------|--|--|
| False       | True          |  |  |
| Off         | On            |  |  |
| LOW         | HIGH          |  |  |
| No          | Yes           |  |  |
| Open switch | Closed switch |  |  |

#### Các phép toán cơ bản tập hợp



Phép giao: ký hiệu ∩

Phép hợp: ký hiệu ∪

■ Phép hiệu: ký hiệu \

Phép bù: ký hiệu —

$$A, \overline{A}, A \cup B, A \cap B, A \setminus B$$





#### UNIVERSITY OF BANGACKI TECHNOLOGY

#### Các tiên đề của đại số Boole

| Tiên đề | Tính chất                                                | Minh họa                                                       |
|---------|----------------------------------------------------------|----------------------------------------------------------------|
| 1       | Giao hoán                                                | $x + y = y + x$ $x \cdot y = y \cdot x$                        |
| 2       | Phân bố                                                  | x(y+z) = (x.y) + (x.z) $x + yz = (x + y)(x + z)$               |
| 3       | Tồn tại                                                  | $x + 0 = x$ $x \cdot 1 = x$                                    |
| 4       | Tồn tại phần tử bù của x                                 | $x + x = 1$ $x \cdot x = 0$                                    |
| 5       | Kết quả các phép toán<br>giữa các tập hợp là duy<br>nhât | Phép cộng logic (+): phép hợp<br>Phép nhân nhân (.): phép giao |

### Tổng hợp các định lý cơ bản



| Stt | Tên gọi             | Dạng tích                                                           | Dạng tổng                                                      |
|-----|---------------------|---------------------------------------------------------------------|----------------------------------------------------------------|
| 1   | Đồng nhất           | X.1 = X                                                             | X + 0 = X                                                      |
| 2   | Phần tử 0, 1        | $\mathbf{X.0} = 0$                                                  | X + 1 = 1                                                      |
| 3   | Bù                  | $X.\overline{X} = 0$                                                | $X + \overline{X} = 1$                                         |
| 4   | Bất biến            | X.X = X                                                             | X + X = X                                                      |
| 5   | Hấp thụ             | X + X.Y = X                                                         | $\mathbf{X}.(\mathbf{X}+\mathbf{Y})=\mathbf{X}$                |
| 6   | Phủ định đúp        | $\overline{\overline{\overline{X}}} = X$                            |                                                                |
| 7   | Định lý<br>DeMorgan | $\overline{(X.Y.Z)} = \overline{X} + \overline{Y} + \overline{Z} +$ | $\overline{(X+Y+Z+)} = \overline{X}.\overline{Y}.\overline{Z}$ |

#### Các phần tử của hàm Boole



- ❖Để nhận biết và biểu diễn các giá trị 0 và 1, trong các thiết bị điện tử giá trị này được biểu diễn dưới dạng các mức điện thế.
- ❖Các mức điện thế này phụ thuộc bản chất từng loại linh kiện bán dẫn khác nhau như:
  - TTL (Transistor Transistor Logic)
  - ECL (Emiter Coupled Logic)
  - CMOS(Complementary Metal Oxide Semiconductor)

#### Logic dương và logic âm

UNIVERSITY OF MANAGER RECINCLORY

- Logic dương: điện thế mức cao (H) luôn lớn hơn điện thế mức thấp (L).
- Logic âm: điện thế mức cao (H) luôn nhỏ hơn điện thế mức thấp (L).



#### Minh họa



- ❖ Đặc tính điện
  - Các mức lôgic của họ TTL





#### UNIVERSITY OF BANDORT TECHNOLOGY

#### Ký hiệu các phần tử lôgic cơ bản



#### Ký hiệu các phần tử lôgic cơ bản





#### Sơ đồ chân của một số IC họ TTL







#### Minh họa







 Đại Số Boolean chỉ xử lý 2 giá trị duy nhất (2 trạng thái logic): 0 và 1

| Logic 0     | Logic 1       |  |  |
|-------------|---------------|--|--|
| False       | True          |  |  |
| Off         | On            |  |  |
| LOW         | HIGH          |  |  |
| No          | Yes           |  |  |
| Open switch | Closed switch |  |  |

- 3 cổng logic cơ bản:
  - OR, AND và NOT



## Bảng Sự thật / Chân trị

 Mô tả các mối quan hệ giữa inputs và outputs của một mạch logic



|          | C       | Dutp |
|----------|---------|------|
| Inp<br>  | uts<br> | *    |
| <u> </u> | *       | *    |
| A        | В       | Х    |
| 0        | 0       | 1    |
| 0        | 1       | 0    |
| 1        | 0       | 1    |
| 1        | 1       | 0    |

- Số lượng các mục tương ứng với số inputs
  - A 2-input bảng sẽ có
  - A 3-input bảng sẽ có

? mục

? mục



## Cổng Logic OR

• Biểu thức Boolean cho cổng logic **OR** có hoạt động:

$$-X = A + B$$
 — Đọc là "X bằng A OR B"

Dấu + không có nghĩa là phép cộng thông thường, mà là ký hiệu cho cổng logic OR

Bảng sự thật và biểu diễn cổng logic OR có 2 inputs:

|   | C | PR        |                   |
|---|---|-----------|-------------------|
| Α | В | X = A + B |                   |
| 0 | 0 | 0         | $A \bullet A + B$ |
| 0 | 1 | 1         |                   |
| 1 | 0 | 1         | В •               |
| 1 | 1 | 1         |                   |
|   |   | 2 3       | OR Gate           |
|   | ( | a)        | (b)               |



## Cổng Logic AND

- Cổng logic AND thực hiện tương tự như phép nhân:
  - $-X = A \bullet B$  Đọc là "X bằng A AND B"

AND

Dấu • không có nghĩa là phép nhân thông thường, mà là ký hiệu cho cổng logic AND

Bảng sự thật và biểu diễn cổng logic AND có 2 inputs:

|     | A | ND              |          |
|-----|---|-----------------|----------|
| Α   | В | $X = A \cdot B$ |          |
| 0   | 0 | 0               |          |
| 0   | 1 | 0               | A • AB   |
| 1   | 0 | 0               | → x = AB |
| 1   | 1 | 1               | В        |
| Vi. |   |                 | AND gate |
|     |   | (a)             | (b)      |
|     |   |                 |          |



#### **OR vs AND**



Ký hiệu của cổng logic OR có nghĩa là output sẽ có trạng thái là HIGH khi có bất kỳ input nào có trạng thái là HIGH(CAO)

Ký hiệu của cống logic AND có nghĩa là output sẽ có trạng thái là HIGH khi tất cả các input đều có trạng thái là HIGH





# **Cổng Logic NOT**

• Biểu thức Boolean đối với cổng logic **NOT** 

$$X = \overline{A}$$
 — Đọc là: "X bằng NOTA"

Dấu thanh ngang phía trên là ký hiệu cho cổng logic NOT

$$A' = \overline{A}$$

Có thể thay thế ký hiệu cổng logic NOT bằng dấu phẩy (')

"X là đảo ngược của A"

"X là phần bù của A"

#### TON

| Α | $X = \overline{A}$ |
|---|--------------------|
| 0 | 1                  |
| 1 | 0                  |

Bảng sự thật cống Logic NOT



## **Cổng Logic NOT**

Cổng logic NOT có thể gọi chung là <u>INVERTER</u>



Cống logic này luôn luôn chỉ có duy nhất 1 input, và trạng thái của output sẽ đối nghịch với trạng thái của input



## **Cổng Logic NOT**

Cổng INVERTER nghịch đảo (*phần bù*) trạng thái tín hiệu của các inputs tại các điểm trong cùng bước sóng





Bất cứ khi nào có: input = 0, output = 1, và ngược lại



## Cổng Logic Cơ Bản

OR

AND

**NOT** 

$$0 + 0 = 0$$
  $0 \cdot 0 = 0$   $\overline{0} = 1$ 

$$0 \cdot 0 = 0$$

$$\overline{0} = 1$$

$$0+1=1$$
  $0\cdot 1=0$   $\bar{1}=0$ 

$$0 \cdot 1 = 0$$

$$\overline{1} = 0$$

$$1 + 0 = 1$$
  $1 \cdot 0 = 0$ 

$$1 \cdot 0 = 0$$

$$1 + 1 = 1$$
  $1 \cdot 1 = 1$ 

$$1 \cdot 1 = 1$$

Ba công logic Boolean cơ bản có thể mô tả được bất kỳ mạch logic nào





### Mạch Logic => Biểu thức đại số



## Mô tả mạch logic đại số

• Nếu một biểu thức có chứa cả hai cổng Logic **AND** và **OR**, thì cổng logic **AND** sẽ được thực hiện trước:



Trừ khi có một dấu ngoặc trong biểu thức





## Mô tả mạch logic đại số

- Bất cứ khi nào có sự xuất hiện của cổng logic INVERTER trong mạch, output sẽ có giá trị tương đương với input, kèm theo dấu thanh ngang — trên đầu của output
  - Input A qua một inverter sẽ có output là  $\overline{A}$





## Ví Dụ







• Ex: 
$$X = A\overline{B}C(D + \overline{E}) + FG$$

Quy tắc đánh giá một biểu thức Boolean:

- > Thực hiện tất cả đảo ngược đối với các inputs đơn trước
- Thực hiện xử lý tất cả các phép tính trong ngoặc trước
- Thực hiện xử lý cổng logic AND trước rồi mới đến cổng logic OR, trừ khi trường hợp cổng logic OR ở trong ngoặc trước
- Nếu cả một biểu thức có thanh ngang trên đầu, thực hiện các phép tính bên trong biểu thức trước, và sau đó đảo ngược kết quả lại



- Cách tốt nhất để phân tích một mạch gồm có nhiều cổng logic khác nhau là sử dụng bảng sự thật
  - Cho phép chúng ta có thể phân tích một cổng hoặc một
     tổ hợp các cổng logic có trong mạch cùng một lúc
  - Cho phép chúng ta dễ dàng kiểm tra lại hoạt động của mạch logic tổ hợp một cách chính xác nhất
  - Bảng sự thật giúp ích trong việc phát hiện và xử lý lỗi
     hay sự cố xuất hiện có trong mạch logic tổ hợp



### **Evaluating Logic Circuit Outputs**

• Đánh giá outputs của mạch logic sau:





- Bước 1: Liệt kê tất cả các inputs có trong mạch logic tổ hợp
- Bước 2: Tạo ra một cột trong bảng sự thật cho mỗi tín hiệu

trung gian (node)



| Α | В | С | <u>u</u> = | v=<br>AB | w=<br>BC |     |
|---|---|---|------------|----------|----------|-----|
| 0 | 0 | 0 | 1          |          |          |     |
| 0 | 0 | 1 | 1          |          | 0        |     |
| 0 | 1 | 0 | 1          |          |          | 50. |
| 0 | 1 | 1 | 1          |          |          |     |
| 1 | 0 | 0 | 0          |          |          |     |
| 1 | 0 | 1 | 0          |          | 0.       |     |
| 1 | 1 | 0 | 0          |          | 9        |     |
| 1 | 1 | 1 | 0          |          |          |     |

Node u đã được điền vào như là kết quả của phần bù của tín hiệu input A



• Bước 3: điền vào các giá trị tín hiệu của cột node v



| Α | В | С | <u>u=</u><br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|----------------|----------|----------|-----------|
| 0 | 0 | 0 | 1              | 0        |          |           |
| 0 | 0 | 1 | 1              | 0        |          |           |
| 0 | 1 | 0 | 1              | 1        |          |           |
| 0 | 1 | 1 | 1              | 1        |          |           |
| 1 | 0 | 0 | 0              | 0        |          |           |
| 1 | 0 | 1 | 0              | 0        |          |           |
| 1 | 1 | 0 | 0              | 0        |          |           |
| 1 | 1 | 1 | 0              | 0        |          |           |

 $v = \overline{AB}$  — Node v sẽ có giá trị HIGH

Khi  $\overline{A}$  (node u) là HIGH và B là HIGH



• Bước 4: Dự đoán trước giá trị tín hiệu của node <u>w</u> là outputs của cổng logic BC



| Α | В | С | u=<br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|---------|----------|----------|-----------|
| 0 | 0 | 0 | 1       | 0        | 0        |           |
| 0 | 0 | 1 | 1       | 0        | 0        |           |
| 0 | 1 | 0 | 1       | 1        | 0        |           |
| 0 | 1 | 1 | 1       | 1        | 1        |           |
| 1 | 0 | 0 | 0       | 0        | 0        |           |
| 1 | 0 | 1 | 0       | 0        | 0        |           |
| 1 | 1 | 0 | 0       | 0        | 0        |           |
| 1 | 1 | 1 | 0       | 0        | 1        |           |

Cột này là HIGH khi và chỉ khi B là HIGH và cả C là HIGH



• Bước cuối cùng: kết hợp một cách logic 2 cột <u>v</u> và <u>w</u> để dự đoán cho output <u>x</u>



| Α | В | С | <u>u</u> =<br>A | <u>v</u> =<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|------------------|----------|-----------|
| 0 | 0 | 0 | 1               | 0                | 0        | 0         |
| 0 | 0 | 1 | 1               | 0                | 0        | 0         |
| 0 | 1 | 0 | 1               | 1                | 0        | 1         |
| 0 | 1 | 1 | 1               | 1                | 1        | 1         |
| 1 | 0 | 0 | 0               | 0                | 0        | 0         |
| 1 | 0 | 1 | 0               | 0                | 0        | 0         |
| 1 | 1 | 0 | 0               | 0                | 0        | 0         |
| 1 | 1 | 1 | 0               | 0                | 1        | 1         |

Từ biểu thức x = v + w, thì x output sẽ là HIGH khi v OR w là HIGH



• Ví dụ:







## Biểu thức đại số=> Mạch Logic

# Thiết kế mạch logic từ biểu thức Boolean



- -Biểu thức x = A.B.C có thể được thiết kế và vẽ nên bởi 3 inputs là 3 cổng logic AND.
- -1 mạch logic có biểu thức x = A + B sẽ sử dụng 1 cổng logic OR gồm có 2 inputs, trong đó có 1 input sẽ có INVERTER kèm theo.



## Ví Dụ

• Vẽ sơ đồ mạch logic với output như sau:

$$y = AC + B\overline{C} + \overline{A}BC$$

# Thiết kế mạch logic từ biểu thức Boolean



• Mỗi cổng logic **OR** sẽ là một thành phần input của cổng logic chính **AND** 





## Cổng Logic NOR và NAND

### UNIVERSITY OF BANGACH TECHNOLOGY

## Cổng Logic NOR

• NOR = NOTOR

$$-X = \overline{A + B}$$



|   |   | OR    | NOR   |  |
|---|---|-------|-------|--|
| Α | В | A + B | A + B |  |
| 0 | 0 | 0     | 1     |  |
| 0 | 1 | 1 1   | 0     |  |
| 1 | 0 | 1     | 0     |  |
| 1 | 1 | 1     | 0     |  |



## Cổng Logic NAND

• NAND = NOTAND

$$-X = \overline{A \bullet B}$$



|   |   | AND | NAND |  |
|---|---|-----|------|--|
| Α | В | AB  | AB   |  |
| 0 | 0 | 0   | 1    |  |
| 0 | 1 | 0   | 1    |  |
| 1 | 0 | 0   | 1    |  |
| 1 | 1 | 1   | 0    |  |

### UNIVERSITY OF BANACRI TECHNOLOGY

## Ví Dụ NAND/NOR

- Thực hiện vẽ sơ đồ mạch logic  $X = AB \bullet (\overline{C+D})$ 
  - Chỉ sử dụng cổng logic OR, AND, NOT
  - Chỉ sử dụng cổng logic NOR và NAND





## Các Định Lý Đại Số Boolean



### Đại Số Boolean

- Máy tính kỹ thuật số là tổng hợp các mạch logic được thực hiện dựa trên những hàm số của Boolean
- Khi chúng ta tạo nên một hàm số dựa trên Định Luật của Boolean, thì sẽ tạo nên mạch logic nhỏ hơn và đơn giản hơn
  - Giá thành rẻ hơn, tiêu tốn ít điện năng hơn, và đặc biệt và sẽ hoạt động xử lý nhanh hơn là mạch phức hợp.
- Do đó, dựa vào Định Luật của Boolean sẽ giúp chúng ta thực hiện xử lý những hàm số Boolean thành những dạng đơn giản nhất có thể



## Định Luật Boolean I



Định Luật 1 nếu có bất kỳ input nào có giá trị tín hiệu là 0 trong cổng logic AND, thì kết quả của ouput sẽ là 0



**Định Luật 2** khi một input có giá trị tín hiệu là 1 trong cổng logic AND thì không ảnh hưởng đến giá trị của tín hiệu ouput





Định Luật 4 có thể chứng minh bằng cách tương tự



## Định Luật Boolean II



**Định Luật 5** nếu có 1 input có giá trị tín hiệu là 0 thì sẽ không gây ảnh hưởng đến giá trị tín hiệu của output

**Định Luật 6** nếu có 1 input là 1 thì output của cổng logic OR luôn là 1. Kiểm tra giá trị: 0 + 1 = 1 và 1 + 1 = 1





**Định Luật 7** có thể chứng minh bằng cách kiểm tra cả hai giá trị của x: 0 + 0 = 0 and 1 + 1 = 1

Định Luật 8 có thể chứng minh một cách tương tự



### UNIVERSITY OF

## Định Luật Boolean III

- PHÉP GIAO HOÁN
- Commutative laws

$$(9) \quad \mathbf{x} + \mathbf{y} = \mathbf{y} + \mathbf{x}$$

$$(10) \quad x \cdot y = y \cdot x$$

#### PHÉP LIÊN KẾT / KẾT HỢP

Associative laws

(11) 
$$x + (y + z) = (x + y) + z = x + y + z$$

(12) 
$$x.(y.z) = (x.y).z = x.y.z$$

#### PHÉP PHÂN PHỐI

- Distributive laws

(13a) 
$$x.(y + z) = x.y + x.z$$

(13b) 
$$(w + x).(y + z) = w.y + x.y + w.z + x.z$$

$$(13c) x + yz = (x + y)(x + z)$$



## Định Luật Boolean IV

- Định Luật Đa Biến
- Định Luật (14) và (15) không có thành phần đếm như trong phép tính số học thông thường.

$$(14) \quad x + \underline{xy} = x$$

$$(15a) \quad \underline{x} + \overline{xy} = \underline{x} + y$$

$$(15b) \quad \overline{x} + xy = \overline{x} + y$$

|                      |                                            | x | у | ху | x + xy |
|----------------------|--------------------------------------------|---|---|----|--------|
| xy = x(1+y)          | [using theorem (6)]<br>[using theorem (2)] | 0 | 0 | 0  | 0      |
| $= x \cdot 1$<br>= x |                                            | 0 | 1 | 0  | 0      |
| - x                  |                                            | 1 | 0 | 0  | 1      |
|                      |                                            | 1 | 1 | 1  | 1      |



## Định Luật Boolean V

### Tính đối ngẫu (Duality):

Hai biểu thức được gọi là đối ngẫu của nhau khi ta thay phép toán AND bằng OR, phép toán OR bằng AND, 0 thành 1 và 1 thành 0

### Ví Dụ

■ 
$$A + \overline{A}.B = A + B \rightarrow A.(\overline{A} + B) = A.B$$

$$\bullet A + 0 = A \qquad \rightarrow A.1 = A$$

■ 
$$A + 1 = 1$$
  $\rightarrow$   $A.0 = 0$ 



## Định Luật DeMorgan's

• Định Luật **DeMorgan's** là phương pháp cực kỳ hữu ích trong việc đơn giản hóa các biểu thức trong đó một tích hay tổng của các biến được đảo ngược

$$(16) \quad (\overline{x+y}) = \overline{x} \cdot \overline{y}$$

$$(17) \quad (\overline{x \cdot y}) = \overline{x} + \overline{y}$$



## Định Luật DeMorgan's

Mạch tương đương với ngụ ý của Định Luật (16)

$$(16) \quad (\overline{x+y}) = \overline{x} \cdot \overline{y}$$



Mạch logic tương đương với hàm NOR





## Định Luật DeMorgan's

Mạch tương đương với ngụ ý của Định Luật (17)

$$(17) \quad (\overline{x \cdot y}) = \overline{x} + \overline{y}$$





## Ví Dụ #1

Áp dụng các định luật Boolean để đơn giản biểu thức sau đây:

$$F(X,Y,Z) = (X + Y) (X + Y) (XZ)$$

```
(X + Y) (X + \overline{Y}) (X\overline{Z})
                                    Idempotent Law (Rewriting)
 (X + Y) (X + Y) (\overline{X} + Z)
                                    DeMorgan's Law
 (XX + X\overline{Y} + XY + Y\overline{Y}) (\overline{X} + Z)
                                    Distributive Law
((X + YY) + X(Y + Y))(X + Z)
                                    Commutative & Distributive Laws
((X + 0) + X(1))(\overline{X} + Z)
                                    Inverse Law
  X(X + Z)
                                    Idempotent Law
  XX + XZ
                                    Distributive Law
   0 + XZ
                                    Inverse Law
      XZ
                                    Idempotent Law
```



## Ví Dụ #2

• Áp dụng định luật DeMorgan để đơn giản các biểu thức sau

(i) 
$$\overline{(M + \overline{N})(\overline{M} + N)}$$
  
(ii)  $\overline{(\overline{A} + \overline{C} + \overline{D})}$ 

 Đánh giá, nhận xét xem có bao nhiều thiết bị linh kiện transistors có thể tiết kiệm được bằng phương pháp DeMorgan



## Biểu diễn cổng logic (mở rộng)

• Ý nghĩa của 2 loại cổng logic NAND



Output là LOW khi tất cả inputs là HIGH



Output là HIGH khi có ít nhất 1 input có trạng thái là LOW

(b)

(a)

# Tính chất chung của cổng logic NAND



 Làm sao sử dụng một tố hợp các cống logic NANDs để tạo ra các hàm logic



Điều đó hoàn toàn có thể để thực hiện được bất cứ biểu thức logic nào mà chỉ sử dụng duy nhất 1 loại cổng logic NANDs

## Tính chất chung của cổng logic NOR

 Làm sao sử dụng một tổ hợp các cổng logic NORs để tạo ra các hàm logic



Điều đó hoàn toàn có thể để thực hiện được bất cứ biểu thức logic nào mà chỉ sử dụng duy nhất 1 loại cổng logic NORs

### UNIVERSITY OF SMERORI REMOCLORY

## Biểu diễn cổng logic (mở rộng)

- Để biến đổi một cổng logic cơ bản sang một cổng logic khác, có các cách như sau:
  - Nghịch đảo OR sang AND hoặc AND sang OR
  - Nghịch đảo mỗi input và output trong cùng một cổng logic





## Biểu diễn cổng logic (mở rộng)

- Thêm vào 1 bong bóng (bubble) nghịch đảo khi ban đầu không có
- · Loại bỏ bong bóng khi đã có tín hiệu output xuất hiện



#### UNIVERSITY OF BINDPORT REMICLOSY

## Danh sách chip IC thuộc họ 74LS...



#### 74LS Series

#### **Features**

- · Standard 74LS Family in DIP Package
- · Low Power and High Speed Schottky Family
- Large Quantity Discounts Available

#### 74LS Series

| Part No. | lo. Description                                |  | In<br>Stock | Package |
|----------|------------------------------------------------|--|-------------|---------|
| 74LS00   | 74LS00 Quad 2-input NAND Gate                  |  | Yes         | PDIP14  |
| 74LS01   | 74LS01 Quad 2-input NAND Gate (OC)             |  | Yes         | PDIP14  |
| 74LS02   | 74LS02 Quad 2-input NOR Gate                   |  | Yes         | PDIP14  |
| 74LS03   | 74LS03 Quad 2-input NAND Gate                  |  | Yes         | PDIP14  |
| 74LS04   | 74LS04 Hex Inverter                            |  | Yes         | PDIP14  |
| 74LS05   | 74LS05 Hex Inverter (Open Collector)           |  | Yes         | PDIP14  |
| 74LS06   | 74LS06 Hex Inverter Buffer/Driver (Open Coll.) |  | Yes         | PDIP14  |
| 74LS07   | 74LS07 Hex Buffer/Driver (Open Collector)      |  | Yes         | PDIP14  |
| 74LS08   | 74LS08 Quad 2-input AND Gate                   |  | Yes         | PDIP14  |
| 74LS09   | 74LS09 Quad 2-input AND Gate (Open Collector)  |  | Yes         | PDIP14  |
| 74LS10   | 74LS10 Triple 3-input NAND Gate                |  | Yes         | PDIP14  |
| 74LS11   | 74LS11 Triple 3-input AND Gate                 |  | Yes         | PDIP14  |

Source: http://www.futurlec.com/IC74LS00Series.shtml



## Thuật ngữ kỹ thuật số

*Inverter* Mạch logic thực hiện việc đảo ngược hoặc sẽ tạo ra phần bù đối với giá trị của inputs

Truth table Bảng sự thật/ chân trị biểu diễn/thể hiện giá trị trạng thái của tín hiệu inputs cũng như outputs tương ứng

Timing diagram Một sơ đồ dạng sóng cho thấy mối quan hệ thời điểm thích hợp của tất cả các dạng sóng

Boolean algebra

AND gate

Các phương pháp toán học đại số Boolean dành cho mach logic

Với cổng AND có nhiều ngõ vào, ngõ ra sẽ là 1 nếu tất cả các ngõ vào đều là 1



## Thuật ngữ kỹ thuật số

OR gate Với cổng OR có nhiều ngõ vào, ngõ ra sẽ là 0 nếu tất cả các ngõ vào đều là 0

NAND gate Với cổng NAND có nhiều ngõ vào, ngõ ra sẽ là 0 nếu tất cả các ngõ vào đều là 1

NOR gate Với cổng NOR có nhiều ngõ vào, ngõ ra sẽ là 1 nếu tất cả các ngõ vào đều là 0

Exclusive-OR Với cổng XOR có nhiều ngõ vào, ngõ ra sẽ là 1 gate nếu tổng số bit 1 ở các ngõ vào là số lẻ

Exclusive-NOR Với cổng XNOR có nhiều ngõ vào, ngõ ra sẽ là 1 gate nếu tổng số bit 1 ở các ngõ vào là số chẵn